基于EDA技术的频率计系统研究与设计
本文主要研究介绍了一种基于EDA技术的频率计系统,系统通过采用硬件语言VHDL自顶向下的设计方法来设计实现频率显示功能,其中频率的显示控制电路和频率的测量电路是设计的核心内容,系统的辅助电路多通过硬件电路来实现完成。基于EDA技术的频率计系统主要是由基准频率信号电路、显示控制和频率测量电路、显示输出电路、电源电路构成,采用EP2C8Q208C8型号的FPGA芯片作为系统的核心电路。
EDA技术、频率计、VHDL、FPGA
TP391.72;TN710.5;TN914.41
2014-12-22(万方平台首次上网日期,不代表论文的发表时间)
共2页
280-280,281