10.3969/j.issn.1005-2852.2010.08.013
FPGA实现高速FIR滤波器设计
介绍一种FIR滤波器的FPGA实现方法,该方法以分布式算法为基本原理,详细设计了FPGA上查找表的划分、流水线结构的设计、采样及系统时序的控制等.并阐述了系统采样频率与主时钟以及系统资源消耗之间的关系.
FIR滤波器、FPGA、分布式算法、流水线结构
TP3;TN7
2011-05-17(万方平台首次上网日期,不代表论文的发表时间)
共4页
65-68
10.3969/j.issn.1005-2852.2010.08.013
FIR滤波器、FPGA、分布式算法、流水线结构
TP3;TN7
2011-05-17(万方平台首次上网日期,不代表论文的发表时间)
共4页
65-68
国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”
国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304
©天津万方数据有限公司 津ICP备20003920号-1
违法和不良信息举报电话:4000115888 举报邮箱:problem@wanfangdata.com.cn