基于Cache和层次Z缓存算法的3维图形深度消隐硬件设计和实现
为了在3维图形渲染硬件系统中节省带宽和提高消隐效率,基于Cache和层次Z缓存算法(hierarchicalZ-buffer,HZB),设计了一个深度消隐硬件模块.该硬件模块主要面向带宽有限的片上3维图形渲染系统,其在节省带宽的同时.还可加快消隐速度和提高消隐效率.该模块通过设计优化Z Cache结构来获得较高命中率,并采用了1级层次Z缓存算法,以提高消隐效果,同时加入了快速Z清除(Fast Z Clear)结构,以节省带宽.该设计已通过RTL级建模和仿真验证.实验结果表明,该新的硬件可节省大概30%的带宽,消隐速度和效率最多可提高20%.
消隐、层次Z缓存、Z Cache
14
TP391(计算技术、计算机技术)
2009-08-05(万方平台首次上网日期,不代表论文的发表时间)
共7页
1392-1398