高速数字设计的转折点互联综合:下一代高速数字设计解决方案
@@ 高速数字设计的转折点过去系统性能常受到信号在器件中传播时间的限制,但是随着电子系统由Intel PentiumTM,DEC AlphaTM,Mips R4X00TM,HP RA-RISCTM,SUNSparcTM和PowerPCTM等高速处理器实现,情况不再是这样.当工作频率超过50MHz时,器件间的互联成为系统速度和完整性的主要障碍.随着设计复杂性和时序上关键的互联数目的不断增加,问题变得更加复杂.现在设计者在单个设计中要面对几千个高速信号管脚,而不是少量关键管脚.
数字设计、互联、信号管、系统性能、系统速度、器件、工作频率、电子系统、传播时间、完整性、处理器、障碍、时序
3
U46;TU2
2004-01-08(万方平台首次上网日期,不代表论文的发表时间)
331-333