10.3969/j.issn.1671-2064.2011.16.097
一种高洳DC在FPGA中的设计和实现
数字下变频(DDC)是数字接收机中的重要组成部90针对伽利略E5宽带信号高速采样后,DDC工程实现困难的问题,分析了传统DDC的优缺点,提出了一种高速DDc在FPGA中现的方案,通过低电压差分信号(LVDS)高速传输数据,利用多相滤波技术实现了这种高速DDc的方案。在工程实践中进行了试验和测试,测试结果表明了这种方案具有很好的工程效果。
DDC、LVDS抽取、多相滤波AltBOC
TN791(基本电子电路)
2012-04-21(万方平台首次上网日期,不代表论文的发表时间)
共2页
104-104,106