10.3969/j.issn.1681-5289.2022.06.008
基于SJA1000的CAN总线通信的FPGA设计
为实现相控阵雷达中多个TR组件与主机之间的CAN总线通信,本文基于CAN总线控制器SJA1000,优化读写时序,详述波特率和验收滤波器设置,给出了 FPGA设计测试结果,验证了 CAN总线通信设计方案正确性.通过FPGA实现的CAN总线串口通信设计,可扩展性好,可移植性强,稳定性高.
CAN总线、SJA1000、波特率、验收滤波器
31
TP13;TN958.92;TP336
2022-08-03(万方平台首次上网日期,不代表论文的发表时间)
共6页
51-55,59