10.3969/j.issn.1681-5289.2021.10.004
10位低功耗逐次逼近型模数转换器的设计
本文提出了一种10位低功耗逐次逼近型(Successive Approximation Register,SAR)模数转换器.电路采用分段式电荷型数模转换器和全动态比较器,使得本设计在同等采样速率下具有更高分辨率及更低功耗,同时具有良好的线性度和较广的输入范围.本设计采用SMIC 0.18μm CMOS工艺,电源电压为1.2V,采样速率为6MS/s.仿真结果表明,ADC的SFDR为81.5dB,SNDR为59.9dB,其能达到9.65bit分辨率,且功耗仅为0.091mW.
SAR ADC;全动态比较器;分段式数模转换器;低功耗
30
2021-10-29(万方平台首次上网日期,不代表论文的发表时间)
共5页
18-21,26