10.3969/j.issn.1681-5289.2021.05.005
一种基于SoC的I2S控制器的设计与实现
本文介绍了 一种基于SoC的I2 S控制器硬件设计,通过SoC的CPU可将I2 S控制器配置为Master或Slave,16/24/32bit采样位等,该I2S控制器支持常用8KHz、48KHz等常用音频采样频率,利用verilog硬件描述语言实现整体设计,并利用仿真编译工具对硬件功能进行验证,SoC可通过该模块可实现与外接音频设备如解码芯片进行音频数据传输.
I2S控制器、SoC、音频设备
30
TP3;TP273;TM923
2021-06-03(万方平台首次上网日期,不代表论文的发表时间)
共4页
22-25