期刊专题

10.3969/j.issn.1681-5289.2021.03.007

基于门级路径的高精度晶体管级时序分析技术

引用
在超大规模集成电路设计中,时序分析的精度和完备性决定了芯片是否能达到预期的性能.门级静态时序分析技术凭借容量和速度的优势,在集成电路时序分析市场上占据着主导地位,但是随着市场竞争加剧,芯片项目周期要求越来越短、性能要求越来越高,门级静态时序分析在精度上已无法满足芯片关键路径要在短时间内快速收敛的需求.本文探讨了针对芯片关键路径在门级静态时序分析结果的基础上进行更精确的晶体管级时序仿真分析的技术方法,该技术还可以进行动态电压降分析结果反标,可以在确保精度的基础上达到关键路径快速收敛的目的,从而可以缩短芯片的时序收敛周期.

静态时序分析、高精度、时序收敛周期、动态电压降反标

30

2021-04-02(万方平台首次上网日期,不代表论文的发表时间)

共6页

33-38

暂无封面信息
查看本期封面目录

中国集成电路

1681-5289

11-5209/TN

30

2021,30(3)

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn