10.3969/j.issn.1681-5289.2020.01.013
多核异构系统核间通信概要设计
1 目的
当前大型SOC(System on chip,系统芯片)设计当中,多核异构成为了一种趋势,一颗芯片里面往往会有多个不同架构的CPU或者DSP,同时这些SOC里面也会有很多不同的外设,比如DDR,视频类的输入输出接口,各种高速数据接口(比如USB、PCIE等),还有各种慢速的外设接口(比如SPI、UART、12C、I2S等),除了这些接口,还有各种内部模块,如何让信息/事件/命令以及数据在这些模块以及接口之间顺畅的流动和传递,以及如何让这颗SOC能顺利的和外面的设备以及芯片通讯,这里面需要一个非常好的软件设计来统筹安排.
29
2020-04-29(万方平台首次上网日期,不代表论文的发表时间)
共6页
59-64