10.3969/j.issn.1681-5289.2019.07.007
一种电荷泵型低抖动锁相环电路设计
本文采用HLMC 55LP工艺,设计了一个输入范围5-500MHz,输出范围62.5-1500MHz的CPPLL(电荷泵型锁相环).本文着重介绍电荷泵型锁相环的整体架构,以及叙述各模块的设计,仿真结果和环路稳定性的定量计算以及公式推导,本设计经流片验证,在1.08-1.32V电压范围能够正常工作,并且功耗小于5mA,同时在各频率点的抖动测试中,Random Jitter小于8ps RMS.
锁相环、电荷泵、鉴频鉴相器、低通滤波器、抖动
28
2019-08-14(万方平台首次上网日期,不代表论文的发表时间)
共6页
29-34