10.3969/j.issn.1681-5289.2019.05.009
一种nW级低功耗SAR ADC设计
逐次逼近型模拟数字转换器(SAR ADC)在低功耗具有明显的优势,基于此,本文在10 bit,采样率为200KS/s下,设计一种nW级低功耗SAR ADC,相较于传统结构,极大地降低了功耗.在SAR ADC中,其功耗主要来源于DAC,本文采用一种新型的应用于SAR ADC的DAC开关切换方式,输入信号被采样在单个电容下极板,提高了精度,且相比于传统的DAC,减少了一半的电容,极大地降低了功耗.在1.8V电源电压,UMC 80nm工艺下,仿真结果显示,有效位达到9.7位,整体功耗大约为700nW.
逐次逼近型模拟数字转换器、低功耗、开关切换方式、单个电容下极板采样
28
2019-07-02(万方平台首次上网日期,不代表论文的发表时间)
共5页
51-55