期刊专题

10.3969/j.issn.1681-5289.2019.05.003

适用于PAD控制逻辑电路验证的一种高效的形式验证方法

引用
现如今的SoC中,几乎都包含PAD控制逻辑电路(Pad Control Logic,PCL),以此来实现PAD复用技术,从而满足芯片面积不断缩小但功能不断增加的需求.针对PCL极其繁琐复杂的控制逻辑与其在芯片中举足轻重的地位,本文介绍了一种基于Jasper验证平台,采用SVA断言(System Verilog Assertion)来进行属性检查(Property Check)的PCL形式验证(Formal Verification)方法.与传统动态仿真验证方法相比,该方法无需搭建Test Bench,无需编写Test case,具有验证覆盖范围广、验证速度快及验证方式简便等特点.通过已有实际项目的证实,该方法可有效提高PCL验证的覆盖程度,极大缩短验证周期,有效节省验证精力.

形式验证、SoC、PCL、Jasper

28

2019-07-02(万方平台首次上网日期,不代表论文的发表时间)

共6页

17-22

暂无封面信息
查看本期封面目录

中国集成电路

1681-5289

11-5209/TN

28

2019,28(5)

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn