期刊专题

10.3969/j.issn.1681-5289.2019.03.006

一种高速延迟锁相环和占空比校正器

引用
随着动态随机存取存储器(DRAM)的工作频率不断提高,系统对DRAM中延迟锁相环在高频时时钟信号传输要求越来越高.本文针对传统的DRAM中延迟锁相环存在高频时时钟信号丢失或占空比很小时时钟信号丢失的技术问题,设计出一种高速延迟锁相环,克服了高频时钟信号在延迟链里丢失的问题,实现了高速时钟信号传输和信号占空比很小时时钟信号丢失的问题.

DRAM、延迟锁相环、占空比

28

2019-04-24(万方平台首次上网日期,不代表论文的发表时间)

共4页

28-30,34

暂无封面信息
查看本期封面目录

中国集成电路

1681-5289

11-5209/TN

28

2019,28(3)

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn