期刊专题

10.3969/j.issn.1681-5289.2018.12.010

基于Cadance Innovus的高速4核ARM Cortex-A17CPU物理实现

引用
移动应用对移动处理器性能、功耗的要求不断提升.如何提高主流的ARM CPU的频率来达到提高性能的目的成为处理器物理设计的重点之一,业界的选择主要有ARM处理器优化套件(Processor Optimization Pack,以下简称POP)解决方案或是各公司的自有技术.对采用这两种方法的设计进行比较,结果显示:在28 nm工艺节点,对于4核ARM Cortex-A17的设计,采用Innovus进行物理实现,大部分功耗、性能、面积(Power、Performance、Area,以下简称PPA)指标超越基于POP解决方案的设计,证明了Innovus在高速ARM CPU设计中的优异性能.

Cortex-A17、处理器优化套件、Innovus、28 nm、物理实现

27

2019-01-10(万方平台首次上网日期,不代表论文的发表时间)

共7页

37-43

暂无封面信息
查看本期封面目录

中国集成电路

1681-5289

11-5209/TN

27

2018,27(12)

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn