10.3969/j.issn.1681-5289.2018.12.010
基于Cadance Innovus的高速4核ARM Cortex-A17CPU物理实现
移动应用对移动处理器性能、功耗的要求不断提升.如何提高主流的ARM CPU的频率来达到提高性能的目的成为处理器物理设计的重点之一,业界的选择主要有ARM处理器优化套件(Processor Optimization Pack,以下简称POP)解决方案或是各公司的自有技术.对采用这两种方法的设计进行比较,结果显示:在28 nm工艺节点,对于4核ARM Cortex-A17的设计,采用Innovus进行物理实现,大部分功耗、性能、面积(Power、Performance、Area,以下简称PPA)指标超越基于POP解决方案的设计,证明了Innovus在高速ARM CPU设计中的优异性能.
Cortex-A17、处理器优化套件、Innovus、28 nm、物理实现
27
2019-01-10(万方平台首次上网日期,不代表论文的发表时间)
共7页
37-43