期刊专题

10.3969/j.issn.1681-5289.2017.09.006

低功耗时钟树设计的结构分析和优化

引用
现在芯片设计的低功耗要求越来越高,由于时钟树通常占据芯片30-40%的门电路功耗,所以低功耗时钟树设计在低功耗芯片设计中非常重要.本文首先提出“时钟树花费”概念作为评估低功耗时钟树的指标,并指出减小“时钟树花费”的关键是减少时钟树上的“平衡缓冲器”,然后提出三种时钟结构分析方法,它们分别是时钟叶节点深度分布检查、冗余扫描时钟选择器检查和基于时钟路径的“平衡缓冲器花费”检查.运用这三种方法,找到时钟树设计的低效能点,然后通过更改时钟设计或者更新时钟树设计规范的方法来减小“时钟树花费”,降低时钟树功耗.

低功耗、时钟树、结构分析

26

TP3;TN4

2017-12-11(万方平台首次上网日期,不代表论文的发表时间)

共5页

30-34

暂无封面信息
查看本期封面目录

中国集成电路

1681-5289

11-5209/TN

26

2017,26(9)

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn