10.3969/j.issn.1681-5289.2017.09.006
低功耗时钟树设计的结构分析和优化
现在芯片设计的低功耗要求越来越高,由于时钟树通常占据芯片30-40%的门电路功耗,所以低功耗时钟树设计在低功耗芯片设计中非常重要.本文首先提出“时钟树花费”概念作为评估低功耗时钟树的指标,并指出减小“时钟树花费”的关键是减少时钟树上的“平衡缓冲器”,然后提出三种时钟结构分析方法,它们分别是时钟叶节点深度分布检查、冗余扫描时钟选择器检查和基于时钟路径的“平衡缓冲器花费”检查.运用这三种方法,找到时钟树设计的低效能点,然后通过更改时钟设计或者更新时钟树设计规范的方法来减小“时钟树花费”,降低时钟树功耗.
低功耗、时钟树、结构分析
26
TP3;TN4
2017-12-11(万方平台首次上网日期,不代表论文的发表时间)
共5页
30-34