10.3969/j.issn.1681-5289.2017.03.009
针对DDR3应用的800MHz低抖动扩频时钟发生器
本文提出一种可编程扩频时钟发生器采用小数分频锁相环,扩频是以三角波通过∑△调制器调制反馈分频器的方式实现.为了提高宽扩展比,采用一种技术保持三角波在∑△调制器的输入范围内.使用的相位旋转技术由虚拟多相产生方法和相位补偿方法组成.该技术能有效地补偿瞬时时序误差和量化误差.可编程的时钟频率200-800 MHz伴随中心和向下扩展(0~10%),RMS周期抖动在输出时钟在800 MHz是7 ps.测试芯片在40纳米CMOS制造技术提供了输出时钟800 MHz时有10%扩张率,在10%扩频比时峰值减少是30分贝.所提出的可编程扩频时钟发生器从1.1V电源消耗5.181mW,设计仅占0.105 mm2的面积.
低功耗、扩频时钟发生器、双倍资料速率3
26
TN4;TN7
2017-04-18(万方平台首次上网日期,不代表论文的发表时间)
共7页
45-50,55