期刊专题

10.3969/j.issn.1681-5289.2016.08.005

数字后端低功耗设计策略探讨——基于Synopsys EDA工具对时钟树功耗进行分析及优化

引用
本文主要讨论了影响时钟树功耗的因素:门控时钟单元的插入方式、时钟树电容以及时钟转换时间.基于Synopsys公司的EDA工具,对时钟树功耗进行分析和优化,进而减小设计的总功耗.

集成电路、低功耗、物理设计、时钟树、功耗分析

25

TN4;TP3

2016-09-08(万方平台首次上网日期,不代表论文的发表时间)

共7页

31-36,42

暂无封面信息
查看本期封面目录

中国集成电路

1681-5289

11-5209/TN

25

2016,25(8)

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn