期刊专题

10.3969/j.issn.1681-5289.2016.07.007

基于低成本应用的微处理器设计方案

引用
提供了一种硬件资源消耗少运行速度快易于实现的嵌入式微处理器设计方案.采用经典的哈佛体系结构,三级流水线的并行设计技术来实现.根据系统自身特点,指令集采用RISC指令集,只完成单周期和双周期指令操作.以Verilog硬件描述语言进行方案RTL级设计并进行综合、功能仿真及静态时序分析,指令宽度设定为16位.将综合后的微处理器系统编程到Xilinx的Artix7 FPGA开发板上并编写流水灯汇编程序完成系统功能测试.测试结果表明,系统主频为100MHz适合一般的低中端嵌入式应用;共占用341个LUT,299个FF,1个BRAM,符合低成本应用的设计理念.

微处理器、FPGA、低成本、流水线

25

TP302.1(计算技术、计算机技术)

2016-08-15(万方平台首次上网日期,不代表论文的发表时间)

共5页

43-47

暂无封面信息
查看本期封面目录

中国集成电路

1681-5289

11-5209/TN

25

2016,25(7)

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn