期刊专题

10.3969/j.issn.1681-5289.2015.08.001

高效的模块选择,实现低功耗设计

引用
1 介绍 数字设计工具包(DDK)是SoC开发的基本构件.如今技术团队增加越来越多的创新风格的标准模块,使SoC设计人员很难选择最合适款型的标准模块来实现面积、速度和SoC功能方面的目标.根据摩尔定律,集成电路中的晶体管的数量几乎以每两年翻一倍的速度增长.但技术的发展经常超越摩尔定律.此外,SoC开发还希望能够在18个月的时间内使芯片性能翻倍.因此,设计团队正在快速迁移到更低的技术节点,这些节点带有不同的标准模块风格和设计技术.然而,某项技术的制造工艺需要时间才能日臻成熟.这就需要考虑技术资料中的不同风格(例如:不同的VT、低功耗、高速和高K).

模块选择、设计技术、标准模块、数字设计、摩尔定律、新风格、制造工艺、芯片性能、设计团队、开发、节点、技术资料、集成电路、基本构件、晶体管、工具包、低功耗、增长、人员、迁移

24

TP3;F27

2015-09-16(万方平台首次上网日期,不代表论文的发表时间)

共4页

17-20

暂无封面信息
查看本期封面目录

中国集成电路

1681-5289

11-5209/TN

24

2015,24(8)

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn