10.3969/j.issn.1681-5289.2014.03.005
一种高速低功耗LVDS发射器设计
依据标准IEEE Std.1596.3-1996,提出了一种高速低电压差分信号(LVDS)发射器电路,给出电路结构、仿真数据及版图.电路采用65 nm 1P9M CMOS Logic工艺设计实现.用Spectre仿真器对发送器进行模拟仿真,仿真结果表明该发射器电路在电源电压为2.5V的工作条件下,数据传输速率可以达到2 Gbps,平均功耗为9mW.
低压差分信号(LVDS)、发射器、低功耗、高速
23
TN7;TN4
2014-04-11(万方平台首次上网日期,不代表论文的发表时间)
共4页
32-35