期刊专题

Synopsys推出更快速的SoC验证IP

引用
新思科技有限公司(Synopsys,Inc.)日前宣布:推出基于全新VIPER架构的DiscoveryTM系列验证知识产权(VerificationIP,简称VIP)。它完全采用SystemVerilog语言编写,并对UVM、VMM和OVM方法学提供原生性支持。因此DiscoveryVIP为加快并简化最复杂系统级芯片(SoC)设计的验证工作提供了内在性能、易用性及可扩展性。

SoC验证、Verilog语言、VIPER、系统级芯片、知识产权、验证工作、可扩展性、Inc

TN402(微电子学、集成电路(IC))

2012-07-09(万方平台首次上网日期,不代表论文的发表时间)

共1页

7-7

暂无封面信息
查看本期封面目录

中国集成电路

1681-5289

11-5209/TN

2012,(4)

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn