10.3969/j.issn.1681-5289.2011.03.009
利用高效带宽结构设计H.264/AVC解码器的动态补偿模块
在本文,我们提出了一个基于分块聚类的方法来减少H.264/AVC解码器里面的动态补偿模块存储器存取的次数.利用将在一个宏区块内可能重用的4x4单元块分组来分享载入的参考数据,而存储器存取的次数能被有效地减少到平均70%.此外,在访问外部SDRAM时采用指令重新排序减少预充电(Precharge)/激活(active)的次数可以达到原来的60%.从我们的仿真结果可以看到,处理一个宏区块总的存储器存取的次数低于400次.这个方法对动态补偿模块硬件设计的不同面积大小的内部存储器是可调整的.
分块聚类、动态补偿、H.264/AVC解码器、SDRAM、宏区块、指令重新排序
20
TP3;TP2
2011-07-06(万方平台首次上网日期,不代表论文的发表时间)
共6页
40-44,74