10.3969/j.issn.1681-5289.2010.04.009
一种SoC芯片在Magma Talus下的物理实现
本文介绍了一种SoC芯片架构,及其在0.18μm CMOS工艺上以Talus为主导EDA工具的物理实现.该芯片包含41个时钟域,4种低功耗工作模式,2个相互隔离的1.8 V内部电源域,约有65万个标准单元,94个宏模块,250个pad,合计约900万个逻辑等效门,3600万个晶体管,芯片面积10.5mm×10.5mm.
约束设计、布局规划、时钟树设计
19
TN9;TN4
2010-06-07(万方平台首次上网日期,不代表论文的发表时间)
共6页
53-58