10.3969/j.issn.1681-5289.2009.11.011
一种通用的仿真平台的设计
在数字逻辑电路设计过程中,仿真验证阶段的自动化程度不高,往往会造成投入人力大、产品开发周期长的局面.本文针对这种情况、提出了一种逻辑验证平台设计方案.该方案拥有通用的带约束的随机激励发生器,支持ScoreBoard(记分牌)式的自动比对功能,支持脚本化的验证过程.
仿真平台、tc1
18
TP3;U49
2010-01-08(万方平台首次上网日期,不代表论文的发表时间)
共6页
45-50
10.3969/j.issn.1681-5289.2009.11.011
仿真平台、tc1
18
TP3;U49
2010-01-08(万方平台首次上网日期,不代表论文的发表时间)
共6页
45-50
国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”
国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304
©天津万方数据有限公司 津ICP备20003920号-1
违法和不良信息举报电话:4000115888 举报邮箱:problem@wanfangdata.com.cn