10.3969/j.issn.1681-5289.2009.07.006
基于VHDL语言的可移植通用存储器IP核的实现
通用存储器是数字系统中重要的模块,本文介绍了一种利用VHDL硬件描述语言实现可移植通用存储器IP核的思路与方法,实验研究表明,该方法具有可移植性强、扩展性及灵活性好的特点,有效地改善了数字系统设计的效率.
VHDL、RAM存储器、分布式RAM、块状RAM、IP核、FPGA
18
TN ;TN4
2009-08-13(万方平台首次上网日期,不代表论文的发表时间)
共4页
28-31