10.3969/j.issn.1681-5289.2009.03.011
低失配CMOS差分放大器的后端版图设计研究
器件尺寸的缩小提高了晶体管的原始速度,但是集成电路不同模块间有害的相互干扰和版图的非理想性都限制了系统的工作速度和精度.理想的差分放大器电路参数是完全对称的,但实际电路中,由于制造工艺每道工序的不确定性,标称相同的器件都存在有限的不匹配.本文在设计差分电路的版图时通过讨论制造工艺和版图结构对电路性能的影响,设计了失配较小,寄生效应小的单管版图结构,并在全局布局时充分考虑了对称性对电路性能的影响得到了比较理想的差分放大器版图.
差分放大器、匹配、失配、版图
18
TN3;TN2
2009-04-24(万方平台首次上网日期,不代表论文的发表时间)
共5页
58-61,72