期刊专题

10.3969/j.issn.1681-5289.2008.08.010

S698M SoC芯片中Cache控制器的设计与实现

引用
高速缓冲存储器Cache在微处理器中已经成为至关重要的一部分,它的使用能有效地缓和CPU和主存之间速度匹配的问题.本文以32位S698M微处理器的高速缓冲存储器Cache为例,分析了Cache的体系结构和关键技术,阐述了S698M中Cache的基本访存过程.该芯片已采用新加坡特许半导体0.18微米CMOS工艺流片成功.

哈佛体系结构、直接映像、写直达、Cache一致性、指令Cache、数据Cache

17

TN4(微电子学、集成电路(IC))

2008-09-24(万方平台首次上网日期,不代表论文的发表时间)

共5页

52-56

暂无封面信息
查看本期封面目录

中国集成电路

1681-5289

11-5209/TN

17

2008,17(8)

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn