10.3969/j.issn.1681-5289.2008.08.006
低压工作的高速10bit Pipelined ADC
本文提出了一种低压工作的高速10bit Pipelined ADC.采用自举时钟采样和Cascode频率补偿等方法,该ADC可以在低电压下工作,并达到较高的带宽.该ADC在HJTC 0.18-μm CMOS数模混合工艺下进行了设计仿真和流片测试,结果表明:当供电电压为1.8V,采样频率为62.5MSample/s时,所设计的ADC对于1MHz的输入信号转换有效位数可以达到52.2dB SFDR、44.8dB SNR和44.3dB SNDR.
Pipelined ADC、低压、CMOS
17
TN4(微电子学、集成电路(IC))
2008-09-24(万方平台首次上网日期,不代表论文的发表时间)
共7页
27-33