10.3969/j.issn.1681-5289.2007.09.009
高性能16位徽处理器IP软核设计
在对标准Intel 8086微处理器进行分析的基础上,本文介绍了一种与其指令集兼容、性能大幅提高的可重用16位微处理器IP软核的设计.从处理器体系结构的划分,到指令集的设计以及处理器内部各单元的设计,进行了比较详尽的阐述,并对该设计进行了软件仿真和硬件验证.该处理器采用缩短指令执行时钟周期、增加指令预取队列、改进总线接口时序和减少有效地址计算时间等系统架构的优化,使性能得到大幅度的提高;通过扩展指令集实现与标准8086、8088、80186和80188系列微处理器完全软件兼容.
微处理器、8086、IP
16
TP368.1(计算技术、计算机技术)
国家自然科学基金60576034
2008-06-17(万方平台首次上网日期,不代表论文的发表时间)
共6页
48-52,80