10.3969/j.issn.1681-5289.2005.12.008
基于0.18 CMOS工艺6blt 1GHz全并行型模数转换集成电路设计
本文介绍了一种6 bit 1GHz低电压全并行型模数转换集成电路的设计.通过对各个模块分别进行优化,并采用数字纠错和输出格雷码编码技术,10MHz输入信号在1GHz采样时有效位可达5.3bit.工作电压1.8v,最大采样速率1GHz.仿真结果表明,积分非线性和微分非线性的最大值分别小于0.4LSB和0.2LSB,1GHz采样时功耗约为500mW.芯片有源区面积0.5mm2,采用0.18μm CMOS工艺.
工艺、全并行、模数转换、转换集成电路、采样速率、微分非线性、积分非线性、数字纠错、输入信号、工作电压、仿真结果、编码技术、最大值、有源区、有效位、格雷码、低电压、优化、芯片、输出
TN4(微电子学、集成电路(IC))
2008-04-14(万方平台首次上网日期,不代表论文的发表时间)
共4页
28-31