业内领先的软硬件协同加速验证系统利用美国ALDEC公司的Riviera-IPT实现ARM设计的软、硬件协同加速验证
本文介绍了在Riviera-IPT环境中进行基于ARM设计验证所必需的技术背景.主要讨论包括关于嵌入式系统的验证、ARM结构体系的基本描述,最后将介绍为完成基于ARM的嵌入式系统验证所创建的一个Riviera-IPT专用版本.Riviera-IPT除了可以支持ARM7系列CPU外,还可以支持ARM9系列CPU;同样可以支持MIPS系列CPU,存储器以及DPS等.本文以ARM720T为例,介绍Riviera-IPT withARM软硬件协同加速验证系统.
软硬件协同、验证系统、系统利用、美国、设计验证、嵌入式系统、系统验证、结构体系、技术背景、存储器、描述、环境
TP3;TN4
2008-04-14(万方平台首次上网日期,不代表论文的发表时间)
共7页
86-92