10.3969/j.issn.1681-5289.2005.11.012
一种应用于LDO稳压器的 CMOS误差放大电路的设计
本文设计了一种应用于集成稳压器的新型误差放大电路,其核心部分采用对称性的差分运算跨导(OTA)结构,并通过嵌套密勒补偿和动态频率补偿技术,显着改善了其性能指标.采用Hynix0.5 μ m CMOS Hspice模型进行仿真后表明,此款带隙基准电路在较宽的频带范围内,增益高于60dB,共模抑制比(CMRR)和电源抑制比(PSRR)为70dB左右.
应用、集成稳压器、型误差、放大电路、频率补偿技术、共模抑制比、电源抑制比、运算跨导、性能指标、频带范围、密勒补偿、基准电路、对称性、增益、设计、模型、结构、仿真、差分
TM44(变压器、变流器及电抗器)
2008-04-14(万方平台首次上网日期,不代表论文的发表时间)
共4页
46-49