10.3969/j.issn.1681-5289.2004.12.014
基于CMOS图像传感器中DPGA的电容阵列优化研究
本文结合用于CM0S图像传感器中的低噪声DPGA的性能特点,提出了一种优化电容阵列拓扑结构的方法,讨论了此种结构下由寄生电容引入的时钟馈通和电荷分配效应,并给出了仿真结果和按照0.35 μ m CMOS工艺进行流片的版图.测试结果表明,采用改进的电容阵列结构能把采样电容引入的噪声斜率从原来的0.15降低到0.01.
图像传感器、电容阵列、阵列结构、低噪声、性能特点、拓扑结构、时钟馈通、寄生电容、分配效应、仿真结果、测试结果、采样电容、优化、工艺、方法、电荷、版图
TN43(微电子学、集成电路(IC))
天津市科技攻关项目033183911
2008-04-14(万方平台首次上网日期,不代表论文的发表时间)
共5页
42-46