10.3969/j.issn.1681-5289.2004.09.013
深亚微米SRAM版图优化设计
通过合理放置SRAM电路中的各个模块,对SRAM电路的版图进行了优化设计.在器件放置时,考虑了可能出现的寄生,延迟,干扰等问题.提出0.15um 6T SRAM合理的设计方案.
深亚微米、优化设计、设计方案、合理放置、电路、延迟、器件、模块、寄生、干扰、版图
TN43(微电子学、集成电路(IC))
2008-04-14(万方平台首次上网日期,不代表论文的发表时间)
共4页
53-56
10.3969/j.issn.1681-5289.2004.09.013
深亚微米、优化设计、设计方案、合理放置、电路、延迟、器件、模块、寄生、干扰、版图
TN43(微电子学、集成电路(IC))
2008-04-14(万方平台首次上网日期,不代表论文的发表时间)
共4页
53-56
国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”
国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304
©天津万方数据有限公司 津ICP备20003920号-1
违法和不良信息举报电话:4000115888 举报邮箱:problem@wanfangdata.com.cn