10.3969/j.issn.1671-1440.2006.02.014
基于ADSP21160的高速并行信号处理板的设计
介绍利用 4片 ADSP21160处理器设计的雷达高速并行信号处理板.整板的峰值运算能力达 2400MFLOPS,处理板间可以通过链接口及 VME总线接口进行通信,板间数据吞吐量达 1280Mbytes/s,基于该信号处理板易于构成完整的高性能并行信号处理系统.该板运用高速电路设计方法来设计电路,进行信号完整性分析和仿真,保证了设计的质量.
ADSP21160、并行处理、高速电路设计、信号完整性
TN389(半导体技术)
2006-07-05(万方平台首次上网日期,不代表论文的发表时间)
共2页
27-28