期刊专题

10.3969/j.issn.1671-1440.2006.02.014

基于ADSP21160的高速并行信号处理板的设计

引用
介绍利用 4片 ADSP21160处理器设计的雷达高速并行信号处理板.整板的峰值运算能力达 2400MFLOPS,处理板间可以通过链接口及 VME总线接口进行通信,板间数据吞吐量达 1280Mbytes/s,基于该信号处理板易于构成完整的高性能并行信号处理系统.该板运用高速电路设计方法来设计电路,进行信号完整性分析和仿真,保证了设计的质量.

ADSP21160、并行处理、高速电路设计、信号完整性

TN389(半导体技术)

2006-07-05(万方平台首次上网日期,不代表论文的发表时间)

共2页

27-28

相关文献
评论
暂无封面信息
查看本期封面目录

职大学报

1671-1440

15-1203/G4

2006,(2)

相关作者
相关机构

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn