10.3969/j.issn.1000-7202.2014.01.009
一种芯片原子钟专用锁相倍频器研究与设计实现
分析了倍频器对芯片原子钟稳定度指标的影响,并以此提出了对倍频器的设计要求。介绍了国内外几种典型的原子钟倍频器,提出了一种基于撞-D调制的芯片原子钟专用锁相倍频器方案,并采用分离器件对该方案进行了验证,实现了与传统铷钟物理系统的闭环锁定,铷原子频标稳定度指标达4.7E-12/s,能满足原子钟的研制需求。基于该方案开展了倍频器芯片的设计和流片,实现了3.4GHz的芯片原子钟专用芯片,与物理系统进行联调锁定后稳定度指标达5.5E-11/s,表明该芯片可满足芯片原子钟的设计要求。
+芯片原子钟、倍频器、专用芯片
TH714(仪器、仪表)
2014-03-20(万方平台首次上网日期,不代表论文的发表时间)
共5页
37-41