10.3969/j.issn.0258-7076.2004.03.005
端口驻波比对混频器变频损耗影响
设计24.1 GHz集成环形混频器电路,用Aglient ADS 软件进行了仿真优化,对研制混频器电路进行了性能测试和分析.测试结果表明,通过调节端口驻波比可以较大改善混频器的变频损耗,使混频器的变频损耗最大减少10 dB左右.
混频器、变频损耗、驻波比
28
TV139.2+22;TN773(水利工程基础科学)
国家高技术研究发展计划863计划2002AA135270
2004-08-18(万方平台首次上网日期,不代表论文的发表时间)
共3页
470-472