期刊专题

10.3969/j.issn.0258-7076.2004.03.005

端口驻波比对混频器变频损耗影响

孙晓玮程知群钱蓉
中国科学院上海微系统与信息技术研究所;
引用
(0)
收藏
设计24.1 GHz集成环形混频器电路,用Aglient ADS 软件进行了仿真优化,对研制混频器电路进行了性能测试和分析.测试结果表明,通过调节端口驻波比可以较大改善混频器的变频损耗,使混频器的变频损耗最大减少10 dB左右.

混频器、变频损耗、驻波比

28

TV139.2+22;TN773(水利工程基础科学)

国家高技术研究发展计划863计划2002AA135270

2004-08-18(万方平台首次上网日期,不代表论文的发表时间)

共3页

470-472

暂无封面信息
查看本期封面目录

稀有金属

北大核心CSTPCDEI

0258-7076

11-2111/TF

28

2004,28(3)

月卡
- 期刊畅读卡 -
¥68
季卡
- 期刊畅读卡 -
¥128
年卡
- 期刊畅读卡 -
¥199
年卡
- 超级文献套餐 -
¥499
查重
- 个人文献检测 -
快速入口
开通阅读并同意
《万方数据会员(个人)服务协议》

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn