基于 Verilog的双读数头光栅尺测量控制电路设计
为了达到低成本实现高精度大长度光栅尺测量的目的,笔者使用 FPGA设计一个精度高、反应迅速的 BiSS通讯的双读数头绝对式光栅尺测量控制电路.首先,通过对 BiSS通讯协议原理与双读数头测量原理的研究,笔者在QU4RTUS Ⅱ软件开发平台上使用 Verilog HDL语言来完成各个模块的描述、编译,然后在第三方仿真工具 Modelsim 中对其进行调试与模拟仿真实验.仿真实验结果证明,系统可实现 100 kHz的传输速率,数据最大延时为41ns,接收及计算数据正确,工作状态稳定、良好,达到了设计要求,实现了高精度大长度光栅尺测量的目标.
Verilog HDL、双读数头测量、BiSS通讯、QUARTUS Ⅱ 13.1、Modelsim
31
TN92
广东省大学生科技创新培养专项基金项目编号:PDJHB0160
2020-03-24(万方平台首次上网日期,不代表论文的发表时间)
共4页
82-85