期刊专题

并行分布式LMS自适应滤波器的FPGA实现

引用
FPGA因为相较于传统的ASIC拥有许多优势,在该领域的重要性也在不断提高.为了保证基于LMS自适应数字滤波器在硬件上的高效实现,使用无乘法结构的实现方案能够获得更好的效果.FPGA实现自适应数字滤波器的复杂性取决于乘法累加(MAC)的操作数量,而使用并行分布式算法通过使用查找表(LUT)替代乘法累加运算,能够显著降低硬件实现的复杂性,并且能减少逻辑资源的利用率,同时利用FPGA并行处理的优势,可以提高运行速度.所提出的方法通过软件仿真证明其有效性和优越性.

自适应滤波器、LMS、FPGA、分布式算法、FIR、LUT

31

TN713(基本电子电路)

2020-03-18(万方平台首次上网日期,不代表论文的发表时间)

共3页

42-43,46

暂无封面信息
查看本期封面目录

信息与电脑

1003-9767

11-2697/TP

31

2019,31(22)

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn