10.16652/j.issn.1004-373x.2023.21.002
一种基于PCIE总线的高性能数据传输架构设计
为了提高数据传输系统中PCIE总线的带宽利用率,并且降低处理器端数据解析开销,增强通用性和可移植性,设计了一种高性能的PCIE DMA传输架构.对于常规的分散-聚集式DMA传输流程进行优化改进,将传输过程中所有必要的参数提前发送给FPGA,从而减少了传输过程中的交互开销.DMA传输参数均可由用户进行配置,描述符链表中表项内容可扩展.在传输数据过程中FPGA完成数据特征参数反馈,有助于处理器后续的数据解析.基于国产化的信息处理板完成了该架构的性能测试,测试结果表明该架构在传输效率上得到显著提升.目前该架构已成功部署于某型雷达国产化信息处理平台中,完成雷达中频数据的实时传输和处理,具有带宽利用率高、通用性强、资源开销小、报文易解析的优点,能够满足海量数据的高速传输及数据解析的需求.
PCIE、FPGA、DMA、分散-聚集、描述符、数据传输、数据解析、传输效率
46
TN957.53-34
军委装备发展部预研基金项目61404130135
2023-11-08(万方平台首次上网日期,不代表论文的发表时间)
共5页
6-10