期刊专题

10.16652/j.issn.1004-373x.2020.12.007

一种基于BP最小和译码算法的IP核设计

引用
基于置信传播BP改进的最小和译码算法原理,依据IEEE 802.11ac标准进行QC-LDPC译码器IP核的设计.对传统BP译码算法的校验节点更新公式进行优化、改进,通过仿真性能对比,采用最小和译码算法设计实现译码器.该译码器采用串行译码结构,可节省硬件资源和开销.在Vivado 2016.4集成开发环境中通过Xilinx ZYNQ7020 FPGA芯片设计码长为648 bit、码率为1/2的QC-LDPC译码器.同时将FPGA实现的译码器输出与计算机仿真结果进行对比,仿真验证结果表明,译码器IP核设计正确合理.

IP核设计、QC-LDPC译码器、最小和译码算法、串行译码结构、性能对比、仿真分析

43

TN929.5-34

广东省科技计划项目2014A010103025

2020-06-18(万方平台首次上网日期,不代表论文的发表时间)

共4页

27-29,34

暂无封面信息
查看本期封面目录

现代电子技术

1004-373X

61-1224/TN

43

2020,43(12)

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn