10.16652/j.issn.1004-373x.2019.20.001
CCD低噪声读出电路设计
以红外增强型图像传感器TH7888A所得的微弱电压信号为输入,对图像传感器的模拟前端处理电路进行设计.采用巴特沃斯低通滤波器和全差分双相关采样的方法,提高整体电路的信噪比为67 dB,从而减少了后续电路的输入噪声.使用Proteus对所设计的低噪声、高增益放大电路的功能和噪声分析等特性进行全面的实验.实验结果表明,该设计能有效放大微弱电压信号,并可以对放大的电压信号进行准确的相关双采样去除KTC噪声、复位噪声.最后,在实际应用中,使用FPGA为硬件设计载体,以vivado作为软件开发环境,使用Verilog语言对时序发生器进行了硬件描述.FPGA生成的模拟信号分别作为读出电路的输入和采样的触发信号,并验证了其正确性和可行性.
CCD、读出电路、FPGA、模拟前端、信号采样、数据分析
42
TN722.3-34;TP301.6(基本电子电路)
国家自然科学基金面上项目资助11573058;国家重点研发计划重点专项资助2016YFC0201102
2019-10-31(万方平台首次上网日期,不代表论文的发表时间)
共5页
1-4,8