10.16652/j.issn.1004-373x.2017.23.023
基于FPGA的高效可调频率滤波器
为了有效地改善滤波器的不可调频率系统性能,降低FPGA滤波器资源的消耗,提出基于FPGA的高效可调频率滤波器.该方法首先对可调频率滤波器进行硬件平台设计,硬件平台由单片机模块、FPGA波形模块、幅度模块、数字模型转换模块、低通滤波转换模块以及输入键盘模块和液晶显示屏模块构成.核心模块由MCU提供可调频率控制,以DDS技术产生的波形信号为依据,确定滤波器的信号强度,最后采用分布算法完成滤波器软件设计.实验证明,所提方法能够有效提高可调频率滤波器的准确度.
FPGA、可调频率、滤波器、分布算法
40
TN713-34(基本电子电路)
2017-12-25(万方平台首次上网日期,不代表论文的发表时间)
共4页
93-96