10.16652/j.issn.1004-373x.2017.07.013
基于FPGA的压控技术在授时系统中应用
时钟源的稳定性在授时系统中扮演着重要角色,而晶振随着时间的推移会有不同程度的稳定度误差和累积误差,这给整个授时系统的授时精度带来了很大的误差.基于FPGA设计了一种压控晶振校频系统.通过分析影响晶振输出的几个重要因素,综合考虑后,对输出的码NCO值做加权求平均处理,使得输出更加稳定可靠.系统可以实现两块晶振同步的误差在短时间内达到基本同步的水平,为提高非同源条件下时间同步系统的授时精度提供了一种很好的方法.
授时系统、压控晶振、码NCO、FPGA
40
TN91-34
国家自然科学基金61362005;广西自然科学基金资助项目2014GXNSFAA118352;广西无线宽带通信与信号处理重点实验室主任基金;广西信息科学实验中心资助项目;广西研究生教育创新计划资助项目YCSZ2015146
2017-05-04(万方平台首次上网日期,不代表论文的发表时间)
共4页
48-51