10.16652/j.issn.1004-373x.2017.04.022
多串口并行通信数据传输系统设计
传统多串口并行通信数据传输系统无法自主获取串口号,需手动选择再打开串口,需要使用者事先了解接口编码,这无形增加了系统的工作时间。为此,设计一种基于FPGA的多串口并行通信数据传输系统,该系统中的串口数据接收模块采集多串口数据,并通过控制寄存器达到控制通信数据波特率的目的。系统利用Nios Ⅱ处理器使8种信道共同进行传输工作,其将数据传输到并串转换模块。并串转换模块对输出的8位并行数据添加通道标识、并串转换处理,再将处理后的并行数据传递到串口输出选择模块中。依据数据脉冲上升沿设计串口输出选择模块,该模块通过多路分配器将有数据通道的数据串行逐位送出。系统在软件中进行了传输设计、Nios Ⅱ处理器流程设计以及通信设备类的设计与封装。实验结果表明,所设计系统在 FPGA上正确实现了8个串口数据的传输,并且具有较高的数据接收成功率。
多串口、并行通信、数据传输系统、数据采集
40
TN911-34;TP393
国家自然科学基金60023591
2017-03-17(万方平台首次上网日期,不代表论文的发表时间)
共5页
86-90