10.16652/j.issn.1004-373x.2016.06.031
电子与信息器件基于FPGA的实时大窗口中值滤波器的设计
中值滤波在图像预处理阶段有着重要的应用,尤其是对于图像中脉冲噪声的滤除。传统的中值滤波算法都是通过对原数据按照大小排序,然后才能取出中值。但随着窗口尺寸的扩大,因数据增多而造成比较次数的激增,这成为制约大窗口中值滤波器实时性的一个瓶颈。针对这一问题,该文提出一种基于FPGA的25输入的实时中值滤波器的设计方法。无需对原数据进行大小排序,而是根据各比特平面的信息,重新生成一个中值,特别适合于FPGA实现。设计专用的位处理单元,简化了电路结构。通过三级查找表的方式,解决“多数表决器”耗时长的问题。实验结果表明,滤波器资源占用少,数据吞吐率高,延迟小,可满足任何窗口形状的滤波要求。
中值滤波、数字滤波器、图像处理、FPGA
39
TN713-34(基本电子电路)
2016-05-25(万方平台首次上网日期,不代表论文的发表时间)
共3页
117-119