10.16652/j.issn.1004-373x.2016.05.13
GNSS射频芯片中小数分频技术研究
针对GNSS射频前端PLL频率综合器中的低杂散小数分频问题,提出了分别基于累加器结构和MASH1?1?1Δ?∑结构的两种小数分频调制器实现方案。进而选取3.996 MHz为GNSS射频前端模拟中频频率,16.368 MHz为PLL频率综合器参考频率,在GPS L1和BD?2 B1频点上对30级累加器级联结构和MASH1?1?1Δ?∑结构的输出功率谱进行分析,并在此基础上对它们的小数杂散特性进行了对比研究。结果表明,MASH1?1?1Δ?∑结构具有噪声整形功能,可将小数杂散由低频段推至高频段,从而在低频段获得更优的杂散特性。由于高频段的杂散可被PLL环路滤波器滤除,故MASH1?1?1Δ?∑结构更适合用在基于PLL的频率综合器中。
小数分频、累加器、MASH1-1-1 Δ-Σ调制器、小数杂散
TN402-34(微电子学、集成电路(IC))
陕西省科技统筹创新工程计划项目2012KTCQ01-06;陕西省教育厅产业化培育项目2013JC10;西安邮电大学青年教师科研基金项目101-0490;陕西省科技统筹创新工程计划战略性新兴产业重大产品群项目“北斗授时型接收机芯片组及产业化”项目2014KTCQ01-21
2016-04-07(万方平台首次上网日期,不代表论文的发表时间)
共4页
55-57,62