10.3969/j.issn.1004-373X.2015.16.036
基于FPGA的DPSD算法实现新方法
针对当前测井仪器接收电路多通道、小体积、低功耗、高效率的设计要求,提出了一种基于FPGA的DPSD算法实现新方法.该方法采用一种简化的正交DPSD处理方法,方便电路和算法的实现;串行ADC采样数据直接进入运算,无需串并转换,在节省FPGA引脚的同时保证了算法效率;用移位累加操作代替乘法操作,极大地降低了算法对FPGA逻辑资源的消耗.在具体FPGA器件上的实现结果表明,该方法能够在不影响算法效率的情况下减少对FPGA引脚占用和近一半的逻辑资源消耗,满足预先的设计要求.
测井仪器、DPSD、FPGA资源消耗、串行ADC、移位累加
38
TN402-34(微电子学、集成电路(IC))
国家自然科学基金项目60931004
2015-09-10(万方平台首次上网日期,不代表论文的发表时间)
共4页
129-132