10.3969/j.issn.1004-373X.2014.11.016
基于FPGA的雷达信号处理板设计与实现
基于CPCI总线,使用FPGA实现了雷达信号处理板的设计与实现。实现数字下变频,大时宽带宽积数字脉冲压缩以及FFT等通用雷达信号处理功能。最后给出了数字下变频和大时宽带宽积数字脉冲压缩在某雷达系统中的测试结果,测试结果满足系统要求。
DDS、FPGA、脉冲压缩、雷达信号处理
TN958.3-34
国家自然科学基金61100165;陕西省教育厅专项科学研究项目12JK0524
2014-06-19(万方平台首次上网日期,不代表论文的发表时间)
共6页
51-56